우수-기수 모드 해석을 통한 표면 실장 소자의 기생 성분 계산 방법
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 양기성 | - |
dc.contributor.author | 민병욱 | - |
dc.date.accessioned | 2025-03-21T06:00:26Z | - |
dc.date.available | 2025-03-21T06:00:26Z | - |
dc.date.issued | 2023-01 | - |
dc.identifier.issn | 1226-3133 | - |
dc.identifier.uri | https://yscholarhub.yonsei.ac.kr/handle/2021.sw.yonsei/23272 | - |
dc.description.abstract | 본 단편 논문에서는 인쇄 회로 기판(PCB)에서 많이 사용하는 표면 실장 소자(SMD)의 기생 성분을 우수-기수 모드해석(even-odd analysis)을 통해 계산하는 방법을 소개한다. 고주파 회로를 인쇄 회로 기판과 표면 실장 소자를 이용해서설계하면, SPICE 모델을 이용한 시뮬레이션 결과와 측정 결과가 다르다. 결과가 다른 원인은 인쇄 회로 기판과 표면실장 소자 사이의 기생 성분이 고주파에서 큰 영향을 주기 때문이다. 일반적으로 이런 기생 성분을 파악하기 위해 지루한 시뮬레이션 튜닝 과정을 거친다. 이 단편 논문에선 간단한 우수-기수 모드 해석을 이용하여 기생 성분을 계산했으며, 3.7 GHz 대역에서 유효함을 보였다. | - |
dc.format.extent | 4 | - |
dc.publisher | 한국전자파학회 | - |
dc.title | 우수-기수 모드 해석을 통한 표면 실장 소자의 기생 성분 계산 방법 | - |
dc.title.alternative | A Method for Calculating Parasitic Component of SMD Using Even-Odd Mode Analysis | - |
dc.type | Article | - |
dc.publisher.location | 대한민국 | - |
dc.identifier.doi | 10.5515/KJKIEES.2023.34.1.57 | - |
dc.identifier.bibliographicCitation | 한국전자파학회 논문지, v.34, no.1, pp 57 - 60 | - |
dc.citation.title | 한국전자파학회 논문지 | - |
dc.citation.volume | 34 | - |
dc.citation.number | 1 | - |
dc.citation.startPage | 57 | - |
dc.citation.endPage | 60 | - |
dc.identifier.kciid | ART002929449 | - |
dc.description.isOpenAccess | N | - |
dc.description.journalRegisteredClass | kci | - |
Items in Scholar Hub are protected by copyright, with all rights reserved, unless otherwise indicated.
Yonsei University 50 Yonsei-ro Seodaemun-gu, Seoul, 03722, Republic of Korea1599-1885
© 2021 YONSEI UNIV. ALL RIGHTS RESERVED.
Certain data included herein are derived from the © Web of Science of Clarivate Analytics. All rights reserved.
You may not copy or re-distribute this material in whole or in part without the prior written consent of Clarivate Analytics.